10.3969/j.issn.1000-3428.2015.10.013
基于FPGA的海底回波信号模拟器
以海上测试和水池测试为主的多普勒计程仪测试存在周期长、成本较高等缺点.为此,根据多普勒计程仪的测速原理,研究深度和速度模拟原理,在现场可编程门阵列(FPGA)的基础上,设计一种新的海底回波信号模拟器.该模拟器模拟海底回波信号,在多普勒计程仪接收模拟的回波信号后进行计算,从而得到深度和速度值,对比设定值以达到检验多普勒计程仪的目的.实验结果证明该模拟器的测量误差较小.
多普勒计程仪、模拟器、现场可编程门阵列、Verilog语言、回波信号
41
TP391(计算技术、计算机技术)
国家自然科学基金资助项目61303139
2015-12-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
66-70