10.3969/j.issn.1000-3428.2015.08.046
宽带通信芯片中级联积分梳状插值滤波器的优化设计
级联积分梳状(CIC)滤波器由于其结构简单、高效等优点,经常作为宽带通信芯片中的抽取器或插值器.随着通信系统以及超大规模集成电路的发展,芯片集成密度越来越高,需要对芯片中关键模块积分梳状滤波器进行面积的优化.为此,设计一种应用于无线宽带射频芯片的CIC插值滤波器.通过位宽优化方法减少滤波器内部节点位宽,并在增益校正部分采用输出截位后的正则有符号数字量编码乘法代替全位宽二进制补码乘法.实验结果表明,与优化前的CIC插值滤波器相比,该滤波器的电路面积可优化58%左右.
级联积分梳状插值滤波器、宽带通信芯片、位宽优化、增益校正、正则有符号数字量编码乘法、面积优化
41
TN47(微电子学、集成电路(IC))
国家科技重大专项基金资助项目“面向行业专网应用的带宽可变频点可变无线宽带射频芯片研发”2012ZX03004008;天津市自然科学基金资助重点项目“硬件木马检测技术的研究”12JCZDJC20500
2015-10-14(万方平台首次上网日期,不代表论文的发表时间)
共5页
252-255,261