10.3969/j.issn.1000-3428.2015.01.059
面向多线程应用的片上多核处理器私有LLC优化
片上多核处理器已逐渐取代传统超标量处理器成为集成电路设计的主流结构,但芯片的存储墙问题依旧是设计的一个难题.CMP通过大容量的末级高速缓存来缓解访存压力.在软件编程模式向多线程并行方式转变的背景下,针对多线程应用在多核处理器上的Cache访问特征,提出一种面向私有末级Cache的优化算法,通过硬件缓冲器记录处理器访存地址,从而实现共享数据在Cache间的传递机制,有效降低Cache失效开销.实验结果表明,在硬件开销不超过Cache部件0.1%的情况下,测试用例平均加速比为1.13.
片上多核处理器、存储墙、末级Cache、失效开销、缓冲器
41
TP303(计算技术、计算机技术)
国家自然科学基金资助项目61173037
2015-03-23(万方平台首次上网日期,不代表论文的发表时间)
共6页
316-321