10.3969/j.issn.1000-3428.2014.05.059
基于FPGA的反投影算法并行化实现
反投影算法是一种基于时域处理的雷达成像算法。针对该算法运算效率低、处理速度慢的问题,通过分析反投影算法的原理及其运算过程,提出一种算法并行化加速方法,即基于现场可编程门阵列,将算法中的反投影运算单元设计成专用的反投影运算硬件加速模块,并通过模块内的流水线处理及多个模块间的并行计算提高该算法的运算效率。运用该方法对2048×4096大小的目标网格点进行反投影成像,成像时间为139 s,平均单点成像时间是基于GPU加速方法的3倍,并且成像结果和计算机成像结果误差极小。实验结果表明,该并行化方法可有效提高反投影算法的运算效率。
反投影算法、反投影运算模块、合成孔径雷达、批处理、并行化、现场可编程门阵列
TP301.6(计算技术、计算机技术)
国家自然科学基金资助项目61176024,61006018;高等学校博士学科点专项科研基金资助项目20120091110029;江苏高校优势学科建设工程基金资助项目。
2014-06-25(万方平台首次上网日期,不代表论文的发表时间)
共5页
285-288,294