10.3969/j.issn.1000-3428.2011.19.073
基于FPGA的高速数据采集系统设计与实现
设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B高速A/D转换器与StratixⅡ系列的FPGA作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试.结果表明,该系统可实现采样率为l GS/s的双通道和采样率为2 GS/s的单通道交替并行数据采集性能,以及带宽达到200 MHz、放大倍数达到5倍的前端模拟信号调理性能,具有模块化、坚固性、可靠性和可扩展性等特点.
现场可编程门阵列、高速数据采集、高速A/D、模拟信号调理
37
TP39(计算技术、计算机技术)
国家部委基金
2012-02-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
221-223