10.3969/j.issn.1000-3428.2011.13.006
缓冲区结构效率分析
I/O设备与CPU的速度不匹配,制约了计算机系统性能的进一步提高.为此,根据计算机体系结构,对缓冲区结构的效率进行分析,使用EDA计算机辅助设计软件Quartusll设计异步双时钟FIFO缓冲区,并对其进行仿真验证及数据记录,通过对数据的分析,证明系统整体效率与FIFO效率密切相关,只有实现FIFO效率的最大化,才能使系统整体效率最大化,同时FIFO效率最大化也只能在完成系统效率最大化的过程中得以实现.
异步FIFO、结构效率、EDA设计、亚稳态
37
TP301(计算技术、计算机技术)
2011-10-26(万方平台首次上网日期,不代表论文的发表时间)
共6页
20-25