10.3969/j.issn.1000-3428.2011.03.085
基于FPGA的TOE网卡设计与实现
为进一步减轻CPU的负担,有效增加系统性能,描述一种基于FPGA的TCP减负引擎系统的设计与实现.该TOE网卡将邵分TCP协议软件处理下移到FPGA中实现,以硬件的方法实现报文分类和TCP流还原等流量处理功能.实验数据表明,使用TOE网卡可以大幅降低主机的CPU占用率.
TCP减负引擎、硬件加速、TCP流还原、现场可编程门阵列
37
TP303(计算技术、计算机技术)
国家"863"计划基金资助重大项目"一体化安全管理和系统"2007AA012467
2011-04-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
241-243,247