10.3969/j.issn.1000-3428.2010.24.086
片上网络IP核流量模型研究与VLSI设计
研究片上网络流量产生与接收模型,提出支持多种流最模型的IP核体系结构.提供微处理器接口,通过配置寄存器参数产生特定流量的数据包,并使用读寄存器得到吞吐量、延时和误码等网络性能指标数据.芯片的设计与实现基十SMIC0.13μm标准CMOS工艺,工作频率可达到300 MHz,满足不同拓扑结构的片上网络流量产生要求.
片上网络、流量模型、IP核
36
TP302(计算技术、计算机技术)
国家"863"计划基金资助项目2007AA01Z111
2011-03-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
239-240,243