10.3969/j.issn.1000-3428.2010.20.075
ARINC659总线接口跨时钟的研究与设计
ARINC659 总线与机载计算机PCI9054 接口设计中因工作时钟不同而出现亚稳态现象.为此,描述亚稳态机理,给出降低亚稳态产生条件,提出采用同步器实现控制信号传递和格雷码+异步FIFO 实现数据传输.结合PCI9054 接口信号时序,设计总线接口模块,通过Verilog 编码实现进行仿真实验.结果表明,异步FIFO 解决了ARINC659 与PCI9054 之间的跨时钟数据传输.
ARINC659总线、跨时钟、亚稳态、异步FIFO
36
TP336(计算技术、计算机技术)
2010-12-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
214-216