10.3969/j.issn.1000-3428.2010.08.080
流水线配置技术在可重构处理器中的应用
提出一种应用于可重构处理器中的流水线配置技术,能够有效减低配置时间,提高应用程序的执行速度.可重构处理器包括通用处理器和一个粗颗粒度的可重构阵列.可重构阵列将处理应用中占据大量执行时间的循环,这些循环将被分解为不同的行在阵列上以流水线的方式执行.该技术在FPGA验证系统上得到了验证.验证的应用包括H.264基准中的整数离散余弦变换和运动估计.相比传统的可重构处理器PipeRench, MorphoSys以及TI的DSP TMS320DM642有大约3.5倍的性能提升.
可重构处理器、循环映射、流水线配置
36
TP39(计算技术、计算机技术)
国家"863"计划基金资助重点项目"嵌入式可重构移动媒体处理核心技术"2009AA011700;国家自然科学基金资助项目"基于可重复配置结构的嵌入式SoC的软硬件协同设计研究"60676012
2010-05-31(万方平台首次上网日期,不代表论文的发表时间)
共4页
227-229,232