10.3969/j.issn.1000-3428.2010.05.091
可重构计算硬件平台的改进设计
针对现有可重构计算硬件平台配置时间长、灵活性受限的缺陷,提出一种改进设计.基于支持二维重构区域的Virtex-4现场可编程门阵列(FPGA)芯片,使重构模块放置更灵活、芯片面积利用率更高,通过将单片FPGA和外设集成在一块印刷电路板上,使系统的结构更紧凑,利用FPGA内嵌微处理器减轻通信和访存开销.调试结果表明,改进平台灵活性较高、功能和可扩展性更强.
可重构计算、部分可重构、动态可重构、现场可编程门阵列
36
TP393(计算技术、计算机技术)
国家自然科学基金资助项目60573105
2010-05-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
250-252