10.3969/j.issn.1000-3428.2010.05.090
基于FPGA内嵌入式处理器的二维脉冲压缩
设计一个利用现场可编程门阵列(FPGA)内部MicroBlaze嵌入式处理器为核心控制单元的二维脉冲压缩处理系统.根据FPGA内部不同的资源配置情况,提出2种脉冲压缩处理模块的实现结构,利用FPGA实现DDR SDRAM控制器,采用矩阵分块线性映射的方法实现高效的数据矩阵转置处理.通过模拟一个简单的合成孔径雷达成像处理过程,证明该系统的有效性.,
二维脉冲压缩、现场可编程门阵列、嵌入式处理器、DDR、SDRAM控制器、矩阵转置
36
N945(系统科学)
2010-05-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
248-249,252