10.3969/j.issn.1000-3428.2010.03.082
网络处理器数据处理内核的设计与实现
通用处理器和专用芯片ASIC的数据处理能力无法满足日益增长的网络带宽和各种复杂网络协议的要求,针对该问题,研究网络处理器的系统结构,讨论网络处理器中数据处理内核的设计实现,提出一种可编程的精简指令集计算机(RISC)处理器微结构,对其进行现场可编程门阵列(FPGA)原型验证,结果证明了该设计方案的有效性.
网络处理器、数据处理内核、流水线
36
TP303(计算技术、计算机技术)
2010-04-19(万方平台首次上网日期,不代表论文的发表时间)
共3页
243-245