10.3969/j.issn.1000-3428.2010.02.084
基于FPGA的双CPU容错控制器设计
基于冗余容错思想,设计基于现场可编程门阵列的双CPU容错控制器.该容错控制器在故障情况下可通过回溯重载进行故障判定和系统性能恢复,控制器控制律在传感器失效时能进行自我重构.仿真结果表明,该容错控制器通过冗余CPU的切换和控制律的重构实现了系统故障情况下的容错纠错功能.
容错、重构、现场可编程门阵列
36
TP302.8(计算技术、计算机技术)
国家自然科学基金资助项目50775027
2010-03-26(万方平台首次上网日期,不代表论文的发表时间)
共3页
238-240