10.3969/j.issn.1000-3428.2009.18.079
基于SOPC的扩频接收机设计与实现
采用FPGA+DSP模式实现的扩频接收机存在开发周期长、实现难度大等缺点.针对该问题,基于可编程片上系统,利用FPGA内的嵌入式软核NiosII代替DSP处理器和通用控制器,在单片FPGA内实现整个BD/GLONASS组合导航定位接收机.阐述匹配滤波器、相关器、载波跟踪环和码跟踪环的算法理论与实现方法.在24 h内的静态定位结果表明,该接收机的定位精度满足要求.
导航、BD/GLONASS接收机、可编程片上系统、嵌入式软核NiosII
35
TN966
2009-11-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
224-226