10.3969/j.issn.1000-3428.2009.09.059
基于FPGA的Twofish加/解密芯片设计
针对安全的数据传输及个人隐私权的保护等问题,研究基于FPGA的改进型Twofish加,解密芯片的设计.采用16组Rijndael-1ike s-boxes设计Twofish算法,提高算法的安全性,加入伪随机数器决定每回合使用的s-boxes,增加攻击者破解的难度.以Altera公司的Stratix EPlS20验证该芯片的功能,结果证明其能达到高安全性的要求.
改进型Twofish算法、加/解密芯片、现场可编程门阵列、伪随机数发生器
35
TP309.7(计算技术、计算机技术)
2009-06-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
169-170,173