10.3969/j.issn.1000-3428.2009.01.092
MIPS32指令集兼容的CPU模拟器设计
描述一个与MIPS32指令集兼容的CPU模拟器设计方案,该方案用C语言描述处理器的硬件行为,模拟CPU指令的执行过程,实现MIPS32除浮点运算指令以外的所有指令,有大小可配的主存储器、指令和数据统一的二相关高速缓存Cache,内置类型可配的分支预测器和ELF文件解析器,并给出设计的应用实例.
MIPS处理器、模拟器、高速缓存、分支预测
35
TP311(计算技术、计算机技术)
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
263-265