10.3969/j.issn.1000-3428.2008.z1.050
32位嵌入式CPU的微体系结构设计
介绍一款自主设计的嵌入式CPU的微体系结构,给出流水线的设计、分支预测的策略、乱序执行指令的顺序提交、精确异常等议题.提出了CPU内5个执行单元的功能,以及CPU的存储子系统.目前该CPU的前端设计已经完成并通过了FPGA验证.
微体系结构、超标量技术、分支预测、精确异常
34
TP391(计算技术、计算机技术)
2008-12-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
136-138