10.3969/j.issn.1000-3428.2008.01.079
0.13μm CMOS下的1000Base-T联合解码均衡器
分析了0.13μm CMOS工艺下适合于IEEE 802.3 ab标准1000Base-T千兆以太网收发器的联合解码均衡器结构.通过分析适用于1000 Base-T的超前计算技术,对超前计算结构进行了优化,降低了现有联合解码均衡器在0.13 μm工艺下的硬件复杂度.通过物理设计确定了优化的联合解码均衡器的算法与结构.优化后,14抽头MA4在0.13 μm工艺下门数减少了8.7 k,约9%,14抽头并行判决反馈解码器门数减少了9.5 k,约6%.
1000Base-T、千兆以太网、M算法、并行判决反馈解码器、超前计算技术
34
TN47(微电子学、集成电路(IC))
国家自然科学基金60521002;上海市科委资助项目037062022
2008-04-15(万方平台首次上网日期,不代表论文的发表时间)
共3页
230-232