10.3969/j.issn.1000-3428.2007.21.084
VelociTI结构浮点DSPs寄存器堆读写的流水线设计
研究了VelociTI结构浮点数字信号处理器寄存器堆的流水线读写原理并提出了一种设计方法.该方法对单操作数双精度浮点指令采用2个32位数据通路用1个流水线周期读取源操作数,双操作数双精度浮点指令采用锁定译码单元,利用若干流水线周期读取源操作数.采用写控制向量的方法实现了流水线多个周期执行写操作.该方法正确实现了基于IEEE754标准的双精度浮点数据在寄存器堆与功能单元之间的32位数据通路上的传输,仿真结果验证了其正确性.
VelociTI结构、流水线、寄存器堆、浮点数据
33
TP302.2(计算技术、计算机技术)
国家部委预研项目200205
2008-01-14(万方平台首次上网日期,不代表论文的发表时间)
共3页
237-239