基于FPGA的AVS环路滤波器设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1000-3428.2007.06.078

基于FPGA的AVS环路滤波器设计与实现

引用
根据AVS音视频编码标准中提出的环路滤波算法设计了一个高效的环路滤波器.通过适当地增加片上数据存储空间,使得整个环路滤波的过程占用的带宽资源最小.该滤波器经过仿真验证,对一个完整的4:2:0格式的宏块数据进行环路滤波仅需293个时钟周期.可以被用于1 920×1 080高清图像的AVS解码芯片中.

AVS、环路滤波、去块效应

33

TP39(计算技术、计算机技术)

2007-04-26(万方平台首次上网日期,不代表论文的发表时间)

共3页

222-224

相关文献
评论
暂无封面信息
查看本期封面目录

计算机工程

1000-3428

31-1289/TP

33

2007,33(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn