10.3969/j.issn.1000-3428.2007.02.089
网络处理器中处理单元的设计与实现
随着网络带宽的飞速增长和各种新的网络应用不断涌现,原有的基于通用处理器和ASIC的互联网架构已经不能满足新的需求.兼具强大处理能力和灵活可编程配置能力的网络处理器逐渐得到广泛的应用.高性能的网络处理器通常采用多个并发的处理单元进行数据平面的快速处理,这些处理单元在网络处理器中居于核心的地位.该文讨论了网络处理器中处理单元设计需要考虑的因素,设计了一种较为灵活有效的处理单元架构,并进行了FPGA原型验证,证实了该结构的可行性.
网络处理器、处理单元、并行处理
33
TP393(计算技术、计算机技术)
国家高技术研究发展计划863计划2003AA115120
2007-03-12(万方平台首次上网日期,不代表论文的发表时间)
共3页
252-254