10.3969/j.issn.1000-3428.2006.21.089
基于Q-Coder算术编码器的IP核设计
设计了一种实现算术编码的集成电路IP核,可用于下一代静止图像压缩标准JPEG2000编码系统中.采取易于硬件实现的二进制算术编码算法,分析了该IP核的各个模块和时序,在ModelSim软件中进行了功能仿真,在QuartusⅡ软件中完成了综合以及布局布线,并在自行设计的一块FPGA的PCI开发板上进行了验证和性能分析.实验结果表明,对相同的图像进行编码,该IP核的处理时间仅为软件处理时间的41%.该文的研究对于JPEG2000在实际中的应用有着重要的意义.
算术编码、现场可编程门阵列、大概率符号、小概率符号
32
TP3(计算技术、计算机技术)
上海工程技术大学校科研和教改项目2004Q17
2006-12-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
255-257