10.3969/j.issn.1000-3428.2004.13.071
高速MPEG2逆量化器的VLSI的设计和实现
介绍了一种适用于高清晰度电视解码芯片的MPEG2标准逆量化器的VLI的设计和实现方法.采用了快速的wallace-booth乘法器提高电路的计算速度.在75 MHz时钟频率下,用Synopsys软件进行仿真,在0.35μ m工艺CMOS单元库下进行综合.电路规模为3500门左右,关键路径延时为10.3ns,其性能完全满足高清晰度数字电视解码要求.
wallace-booth乘法器、逆量化、MPEG2、高清晰度数字电视
30
TN47(微电子学、集成电路(IC))
国家电子发展基金
2004-08-12(万方平台首次上网日期,不代表论文的发表时间)
共3页
184-186