Verilog与VHDL时序控制机制比较及转换方法
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1000-3428.2004.10.012

Verilog与VHDL时序控制机制比较及转换方法

引用
Vcrilog和VHDL都是基于通用逻辑模拟的,但二者在时序控制机制上存在着明显的差别,且采用的模拟时序模型亦不相同.在将Verilog描述转换为具有等同模拟行为的VHDL描述时,必须首先保证时序控制机制转换的正确并设法消除二者在模拟时序模型上的差别.该文结合行为级时序模型对Verilog和VHDL的时序控制机制进行比较,在此基础上提出行为级Verilog描述向VHDL转换的方法.经在已完成的Verilog-VHDL转换程序中应用,证明了其正确性.最后给出转换实例及模拟比较结果.

Vcrilog、VHDL、时序控制、行为级语义

30

TP29(自动化技术及设备)

国防科技应用基础研究基金;军用微电子基金

2004-06-25(万方平台首次上网日期,不代表论文的发表时间)

共3页

32-34

相关文献
评论
暂无封面信息
查看本期封面目录

计算机工程

1000-3428

31-1289/TP

30

2004,30(10)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn