10.3969/j.issn.1000-3428.2004.10.012
Verilog与VHDL时序控制机制比较及转换方法
Vcrilog和VHDL都是基于通用逻辑模拟的,但二者在时序控制机制上存在着明显的差别,且采用的模拟时序模型亦不相同.在将Verilog描述转换为具有等同模拟行为的VHDL描述时,必须首先保证时序控制机制转换的正确并设法消除二者在模拟时序模型上的差别.该文结合行为级时序模型对Verilog和VHDL的时序控制机制进行比较,在此基础上提出行为级Verilog描述向VHDL转换的方法.经在已完成的Verilog-VHDL转换程序中应用,证明了其正确性.最后给出转换实例及模拟比较结果.
Vcrilog、VHDL、时序控制、行为级语义
30
TP29(自动化技术及设备)
国防科技应用基础研究基金;军用微电子基金
2004-06-25(万方平台首次上网日期,不代表论文的发表时间)
共3页
32-34