10.3969/j.issn.1000-3428.2003.01.009
基于SHARC DSP芯片的并行加速板性能研究
分析了基于SHARC DSP芯片的并行加速板的组成、结构特点、工作原理;分别以著名的分形问题Mandelbrot Set和一个非线性瞬态热传导方程的多重网格并行算法的实现为例,对这种并行加速板的性能进行了研究;在带有这种并行加速板的多种计算机平台上测试了这两种并行算法的运行结果,表明这种加速板适用面广、性能稳定、功能强大、使用方便、运算速度快,具有很好的应用前景.
SHARC、DSP、并行算法、加速比
29
TP302(计算技术、计算机技术)
国家自然科学基金60173046;湖北省自然科学基金2000j153
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
23-25