10.3969/j.issn.1006-9348.2020.02.009
基于FPGA的交换机芯片配置器设计
高速组合导航信息处理机采用了高速串行RapidIO总线来连接系统中的各功能模块,进行模块间的数据传输.为满足处理机内多点之间互联互通的需求,系统增加了一块SRIO交换板,交换板上CPS1848交换芯片的路由配置成为了研究的关键问题.为解决上述问题,通过分析CPS1848交换芯片的技术特点,提出了一种基于FPGA的交换机芯片配置器技术方案.详细描述了以时序控制模块为核心的由八个模块组成的配置器的组成结构和功能,并采用FPGA集成开发工具ISE对配置器进行了设计与实现.经过仿真验证,结果表明,配置器可通过I2C总线完成对CPS1848芯片的初始化路由配置,实现系统RapidIO数据包的路由交互传输.
高速串行总线、交换芯片、配置器
37
TP391(计算技术、计算机技术)
2020-05-11(万方平台首次上网日期,不代表论文的发表时间)
共6页
41-46