10.3969/j.issn.1006-9348.2016.02.049
高性能CIC滤波器的优化设计
在双相相敏检测技术的数字锁相放大器系统中,为了解决被测信号的采样频率较高造成的数字信号处理系统响应速度慢及占用硬件逻辑资源多的问题,采用多速率信号处理理论来降低被测信号的采样频率.利用级联积分梳状(CIC)滤波器实现采样率的降低,提出通过级联内插二阶多项式(ISOP)滤波器降低其通带的衰减.应用Hogenaur“剪除”理论消除来自前一级的低有效位在保证级联积分梳状滤波器滤波特性的同时减少了硬件实现时所占的逻辑资源,改进后的级联积分梳状滤波器可以获得更好的滤波性能.MATLAB与Modelsim联合仿真测试验证了设计的正确性与可行性.
级联积分梳状滤波器、内插二阶多项式滤波器、“剪除”理论
33
TN713(基本电子电路)
湖南省自然科学基金项目资助2015JJ6098;南华大学重点学科建设项目资助NHXK04
2016-05-25(万方平台首次上网日期,不代表论文的发表时间)
共5页
234-238