10.3969/j.issn.1006-9348.2009.08.074
基于FPGA的IIR数字滤波器的设计与仿真
提出一种在FPGA中实现高速IIR数字滤波器的方法,在理论上分析了IIR数字滤波器系数取整后的稳定性问题;利用FDATool设计滤波器,在Matlab中编程仿真;使用实验仿真的方法确定IIR滤波器系数量化字长,保证了IIR滤波器性能和硬件资源的优化,使IIR滤波器能适用高速场合,研究了FPGA中运算部件的运算特点,采用Verilog硬件描述语言实现迭代运算及有符号数乘法;最后编程实现IIR数字滤波器,通过Quartusll仿真并在FPGA上实现.通过试验验证,该方法设计的IIR数字滤波器收敛,能适用于对实时性要求高的系统中.
现场可编程门阵列、无限长脉冲响应数字滤波器、硬件描述语言、数字信号处理
26
TN911
2009-11-03(万方平台首次上网日期,不代表论文的发表时间)
共5页
304-307,348