10.16039/j.cnki.cn22-1249.2016.01.004
基于FPGA数字表决器的设计与实现
以ALTERA公司FPGA器件CycloneⅢ EP3C5E为系统核心,构建了一种基于FPGA新颖灵活的数字电子技术实验平台,该平台加载了高速IP核,既可以完成数字电路基础实验,又提供给学生创新性设计区.以数字表决器实验为例,介绍了逻辑门设计原理,通过3种不同的方式实现了设计功能,对比系统仿真结果并详细分析了在实验平台运行的准确性.系统分析表明,该实验平台可较好地实现数字电子技术实验,同时激发学生的学习兴趣和创造力,增强对课程的理解和认识.
FPGA、数字电子技术、表决器、实验平台
33
TP302(计算技术、计算机技术)
2016-03-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
15-18