10.3969/j.issn.1007-2853.2010.02.013
基于CPLD的软开关H桥PWM控制信号发生器设计
论述了软开关H桥DC-DC变换电路驱动电平状态及驱动时序,设计了占空比可调、各开关管通断延迟时间可调的PWM控制信号发生器.该发生器以CPLD为硬件基础,软件使用VHDL语言编写,可用于软开关H桥DC-DC变换电路中.与专用控制芯片比较,本设计延迟时间调整灵活、便于与控制单元接口.
软开关、CPLD、PWM、信号发生器
27
TM564.3(电器)
2010-06-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
46-49