基于边缘方向插值的视频缩放算法及电路设计
阐述了一种沿边缘方向进行图像插值的缩放算法,并提出了基于该算法的一种视频缩放器电路的设计方案.该算法首先对数字视频图像帧采用拉普拉斯算子进行边缘检测,根据视频图像的动态阈值判定边缘区域和方向,得到二值化的帧图像的边缘信息.最后在边缘区域内边缘方向进行相位映射后,进行平行四边形线性插值.该算法的实现电路采用VerilogHDL语言描述,并在基于FPGA的视频处理平台上进行了原型验证.验证结果表明,插值后的图像边界更加清晰,消除了大比例缩放时线性插值的锯齿现象.
信息处理技术、边缘检测、视频缩放器、动态阈值、平行四边形线性插值
39
TN911.73
教育部博士点新教师基金项目200800561112;天津市科技发展计划项目08ZCGYGX00400,043184511
2016-05-17(万方平台首次上网日期,不代表论文的发表时间)
共6页
1119-1124