基于FPGA实现时统解码的CPCI板卡设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3404/j.issn.1672-7649.2012.S1.022

基于FPGA实现时统解码的CPCI板卡设计

引用
时统在作战系统中对各设备之间通信时间的统一同步起着重要的作用.本文主要介绍时统的研制过程以及CPCI板卡和FPGA的应用[1].板卡主要采用PCI9030作为CPCI接口电路的主要芯片.利用FPGA的可在线编程优点,可根据用户的需求修改参数,接收或产生不同频率、脉宽的时统信号,来满足不同系统对时统信号的要求,并且开发其在Windows XP和VxWorks操作系统下的驱动程序.

FPGA、时统、CPCI

34

TP336(计算技术、计算机技术)

2013-01-28(万方平台首次上网日期,不代表论文的发表时间)

共5页

74-78

相关文献
评论
暂无封面信息
查看本期封面目录

舰船科学技术

1672-7649

11-1885/U

34

2012,34(z1)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn