10.3404/j.issn.1672-7649.2012.S1.022
基于FPGA实现时统解码的CPCI板卡设计
时统在作战系统中对各设备之间通信时间的统一同步起着重要的作用.本文主要介绍时统的研制过程以及CPCI板卡和FPGA的应用[1].板卡主要采用PCI9030作为CPCI接口电路的主要芯片.利用FPGA的可在线编程优点,可根据用户的需求修改参数,接收或产生不同频率、脉宽的时统信号,来满足不同系统对时统信号的要求,并且开发其在Windows XP和VxWorks操作系统下的驱动程序.
FPGA、时统、CPCI
34
TP336(计算技术、计算机技术)
2013-01-28(万方平台首次上网日期,不代表论文的发表时间)
共5页
74-78