10.3969/j.issn.1672-9730.2018.06.034
一种高速低噪声的发散型时钟树结构
针对芯片级(TOP level)后端设计面积大、绕线资源少、时钟绕线长、时钟网络噪声大等特点,提出了一种针对芯片级设计中模块与触发器共存的高速低噪声发散性时钟树结构,并总结了一种实现该时钟树的方法.在同一芯片级设计中,采用该方法实现的时钟树结构与传统二叉树型时钟树结构进行比较,结果显示高速发散型时钟树比二叉树时钟树减少了26%的时钟延时、22%的时钟偏差和59%的串扰噪声,从而大大减少了时序违例的数目.
时钟树综合、串扰噪声、时钟延时、时钟偏差、多级驱动
38
TN4(微电子学、集成电路(IC))
2018-08-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
132-135