LDPC短码的对数域译码算法的FPGA实现研究
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1672-9730.2017.04.011

LDPC短码的对数域译码算法的FPGA实现研究

引用
LDPC码不仅在保证通信的安全上占据重要的优势,并且在信道环境相对较差的条件下展现出的巨大应用前景.因此,有理由相信对LDPC码进行深入的研究有助于进一步改善通信的质量.文中重点阐述了随机构造的LDPC短码的FPGA实现过程,采用复杂度较高的对数域译码算法来获取较优的译码性能.并且在实现的过程中,使用状态机控制译码的各个模块,并通过Modelsim软件仿真获取译码单元对应的时序波形图.

LDPC短码、对数域译码、FPGA

37

TP301(计算技术、计算机技术)

2017-05-22(万方平台首次上网日期,不代表论文的发表时间)

共6页

38-43

相关文献
评论
暂无封面信息
查看本期封面目录

舰船电子工程

1627-9730

42-1427/U

37

2017,37(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn