Arteris全新半导体架构重新定义异构多核高速缓存一致性
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1006-6675.2016.06.004

Arteris全新半导体架构重新定义异构多核高速缓存一致性

引用
在移动设备和消费类电子产品中,人们对运行速度和数据带宽的期望值不断被刷新,多核处理器以合理的功效让这些愿望逐步得到实现.然而,要想让多核处理器完全发挥效力,需要硬件和软件更多革命性的创新.然而,目前的互连技术不足以应对当今先进的系统级芯片(SoC)所需要的复杂程度.尤其是对于异构系统架构(HAS),要让中央处理器(CPU)和图形处理器(GPU)以外的处理器能够在一个共用的虚拟内存环境中平等地参与运行,难度更大.

高速缓存一致性、异构多核、半导体、重新定义、arteris

TP368.1;TN402;TN957

2016-07-07(万方平台首次上网日期,不代表论文的发表时间)

共2页

15-16

相关文献
评论
暂无封面信息
查看本期封面目录

中国电子商情(基础电子)

1006-6675

11-3648/F

2016,(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn