硬核浮点DSP模块大幅提升FPGA资源效率
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

硬核浮点DSP模块大幅提升FPGA资源效率

引用
近日,Altera公司在FPGA浮点DSP性能上实现重要变革,率先在FPGA中集成硬核IEEE 754兼容浮点DSP模块,极大提升了FPGA资源效率,提高了设计人员的效能,并释放出大量逻辑以供其他任务使用。目前,这一硬核浮点DSP模块集成在正在发售的Altera 20nm Arria 10 FPGA和SoC中,接下来还将集成在14nm Stratix 10 FPGA和SoC中。带有硬核浮点DSP模块的FPGA,完全满足日益高涨的大计算量应用需求,如高性能计算(HPC)、雷达、科学和医疗成像等。

资源效率、fpga

TN929.11;TP3;F270

2014-07-15(万方平台首次上网日期,不代表论文的发表时间)

共1页

16-16

相关文献
评论
暂无封面信息
查看本期封面目录

中国电子商情(基础电子)

1006-6675

11-3648/F

2014,(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn