10.13890/j.issn.1000-128x.2017.02.005
一种高可靠的CPCI背板通信系统防冲突机制的设计与实现
提出一种高可靠主控板和从板数据交互的防冲突机制,在FPGA上实现了相关功能模块,结合CPCI(Compact Peripheral Component Interconnect)背板通信和DPRAM技术,配合CPU软件,保证了主控板和从板之间数据无冲突地传输,大大提高了系统通信的正确性和可靠性.
CPCI、数据传输、DPRAM、防冲突机制、FPGA
TN915.04
2017-05-08(万方平台首次上网日期,不代表论文的发表时间)
共6页
18-23