10.13890/j.issn.1000-128x.2014.04.008
基于FPGA+CPCI的WTB通信板设计
为了提升TCN网关的稳定性和高效性,提出一种基于FPGA+CPCI控制芯片的WTB通信板设计方案.在WTB物理层和CPCI驱动接口硬件设计的基础上,重点介绍了WTB介质附件单元MAU的数据收发和CPCI本地总线时序控制的设计.文章遵循IEC61375-1标准,利用FPGA的有限状态机方法实现曼彻斯特编解码,并分析了本地总线的逻辑时序,利用状态机转换实现FPGA与CPCI总线间的数据读写.最后在QuartusⅡ仿真环境下验证了方案的有效性,结果满足IEC61375对帧的要求以及PCI9030手册对本地控制信号的时序约束.
CPCI总线、绞线式列车总线、有限状态机、本地总线
TP393(计算技术、计算机技术)
中央高校基本科研业务费专项资金资助项目E12JB00140
2014-09-01(万方平台首次上网日期,不代表论文的发表时间)
28-32,56