基于FPGA的CMOS图像传感器LUPA-4000时序设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

基于FPGA的CMOS图像传感器LUPA-4000时序设计

引用
文章在分析CYPRESS公司CMOS图像传感器LUPA-4000驱动时序的基础上.采用现场可编程逻辑阵列(FPGA)作为其硬件实现平台,使用Verilog作为该时序设计的编程语言.设计了在其极限频率66MHz下,包含系统校时功能、积分时间可调功能、并行操作功能、多斜率积分功能和NDR(Non-destmctive readout)功能的驱动时序。该设计不仅能产生正确的时序以驱动芯片正常工作.而且充分开发了该器件的辅助扩展功能,大大增加了器件使用的灵活性.有效提高了该传感器的成像品质。经软件仿真和结合硬件平台的测试证明:该设计的正确性和稳定性均满足要求。此时序设计驱动下的探测器芯片动态范围更大、工作更灵活.适合于空间探测,尤其适用于空间暗目标的动态跟踪。

CMOS图像传感器、时序控制、现场可编程逻辑阵列、空间探测

33

V241.02(航空仪表、航空设备、飞行控制与导航)

2013-02-25(万方平台首次上网日期,不代表论文的发表时间)

共6页

62-67

相关文献
评论
暂无封面信息
查看本期封面目录

航天返回与遥感

1009-8518

11-4532/V

33

2012,33(5)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn