脑电信号检测专用集成电路的设计
采用CSMC双层多晶、双层金属、N阱0.6 μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC) 系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电路和带隙电压基准等电路.仿真结果表明,输入信号在-0.862~0.902 V范围内,输入和输出都是线性关系,且共模抑制比可达114 dB,符合设计要求
脑电信号、专用集成电路、带隙基准电路、差分差值放大器、跨导运算放大器
31
TN492.02;R741.044(微电子学、集成电路(IC))
福建省自然科学基金资助项目A0640005;厦门市科技计划项目3502Z20073037, 3502Z20080010
2010-04-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
162-165