10.3969/j.issn.1000-5013.2001.01.017
用CPLD实现的FIR滤波器
介绍一种用在系统可编程逻辑器件(CPLD)设计FIR滤波器的方案.该方案采用Lattice公司ispLSI CPLD芯片,并利用窗函数法实现线性FIR数字滤波器硬件电路的方法,从而提高了FIR数字滤波器的实时性.设计一个十阶低通FIR数字滤波器,并通过软件程序进行仿真验证和硬件实测.结果表明,此电路工作正确可靠,实时性好,灵活性强,能满足设计要求.
CPLD、FIR数字滤波器、窗函数、乘法器、串联加法器
22
TN713+.7:TP332.1(基本电子电路)
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
76-79