一个应用混合基算法的余数系统后置转换电路设计
针对传统的混合基算法在实现余数系统到二进制系统转换过程中的并行性问题,应用改进的混合基算法,研究与设计了一个基于模集合{2n,2n-1,2n+1-1,2n-1-1}的后置转换电路.模2n-1形式的模加法器采用相对简单的实现结构,使设计的电路避免了只读存储器及时序电路的引入,整个后置转换电路完全由简单组合逻辑及加法器级联实现,缩短了关键路径延时,减小了功率消耗,与已有的相同动态范围余数系统后置转换电路相比,性能优势明显.
混合基算法、余数系统、模加法器
47
TP399(计算技术、计算机技术)
国家自然科学基金项目61274085;华南理工大学中央高校基本科研学生项目10561201435
2015-11-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
159-162