10.3969/j.issn.1000-565X.2012.06.004
岛式FPGA芯片布局布线改进的实现
针对FPGA布局过程与布线过程连接松散的问题,开发了一款改进的布局布线工具(IVPR).在布局过程中考虑了逻辑模块的引脚方向,以建立更准确的延迟预测,并预测逻辑模块在布线阶段使用的引脚方向,从而选择合适的延时值,使得布局与布线的结合更有效.针对高扇出线网,在布局过程中加入了线网终端对齐,并在布线阶段优先采用长线连接.以岛式FPGA芯片VS1000为例进行实验,结果表明,与经典的布局布线工具VPR相比,IVPR的电路延时降低了16.4%,布线资源利用率提高了1.9%.
现场可编程门阵列、布局、布线、延时预测、线网终端对齐
40
TN47(微电子学、集成电路(IC))
"核高基"国家科技重大专项Y1GZ212002
2012-10-29(万方平台首次上网日期,不代表论文的发表时间)
共6页
16-21