10.3321/j.issn:1000-565X.2001.07.016
基于VHDL的循环缓冲器设计
循环缓冲器在实现移位运算中具有独特的优点,在滤波器的实现中使用循环缓冲器可以减少存储器读取操作,极大地提高运算的效率.本文使用硬件描述语言VHDL设计了一个功能灵活,应用方便的循环缓冲器,使用FPGA Express对描述进行了综合.结果表明系统硬件开销小,最高工作频率接近60 MHz,可满足高速信号处理的要求.
循环缓冲、VHDL、综合
29
TP368(计算技术、计算机技术)
2004-01-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
58-61