10.3969/j.issn.1003-5168.2021.31.018
基于FPGA的步进电机加减速控制系统设计
本次试验设计了一种以现场可编程门阵列(Field-Programmable Gate Array,FPGA)对步进电机实现加减速的控制系统,以实现对步进电机的控制.在步进电机控制系统中,以EP4CE30F23C8芯片作为核心处理器,将A3977作为步进电机驱动对象,编写了硬件描述语言(Hardware Description Language,HDL)代码,经过功能仿真、综合、布线、门级仿真,最终通过了MedolSim软件仿真验证,验证了可行性.上机位将加减速算法传输到FPGA内部寄存器,实现了对步进电机的精确控制.
步进电机、FPGA、加减速算法、电机控制
40
TM383.6(电机)
2022-03-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
28-30