10.3969/j.issn.1002-0640.2015.04.040
基于FPGA+DSP的双核控制器硬件设计
在设计高实时性的系统时,针对基于DSP、单片机等串行运算方式的单核控制器无法实现高实时性的问题,利用FPGA的并行运行优点构建了基于DSP+FPGA的双核控制器,以达到提高系统实时性的目的。通过分析系统总体结构,主要设计完成了系统总线构架、DA电路、CAN总线和PROM电路,然后通过软件编程来验证硬件设计。经调试分析,该系统各部分运行正常,可为研究设计高实时性的控制器提供参考和借鉴。
FPGA、控制器、并行、高速总线
TP391.9(计算技术、计算机技术)
2015-05-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
165-168,172