一种新型存算一体电路设计与研究
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1673-1328.2022.36.024

一种新型存算一体电路设计与研究

引用
随着人工智能近些年在自动驾驶、智能机器人、航空航天等领域不断地高速高进度发展,卷积神经网络机器学习算法更是得到了非常广泛的使用,正是因为该算法在认知和决策任务方面卓越的性能.打破传统的冯·诺依曼传统计算机结构,在此环境下提出了存算一体电路,在存算一体电路的实现通过置位延时电路对存算整体电路中的灵敏放大器的创新以及优化.最后通过对置位延时产生电路和整体电路仿真,从仿真结果表明,提出的置位延时产生电路在整个电路中效果非常好,以及整体存算电路的功能同样结果很好.

人工智能、存算一体电路、置位延时产生电路

TN929

2023-01-11(万方平台首次上网日期,不代表论文的发表时间)

共4页

91-94

相关文献
评论
暂无封面信息
查看本期封面目录

科学技术创新

1673-1328

23-1600/N

2022,(36)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn