10.3969/j.issn.1671-654X.2015.05.029
一种高速大容量异步FIFO的实现方法
为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。基于DDR2 SDRAM的高带宽和时分复用特点,设计了WFIFO和RFIFO,以及FIFO控制器,利用Xilinx公司的存储器接口生成器生成了DDR2 SDRAM控制器,完成了高速大容量异步FIFO的设计,并对其进行了测试验证。验证结果表明,设计可以解决高速海量数据缓存问题,在工程应用中具有积极的借鉴意义和参考价值。
FPGA、DDR2 SDRAM、异步FIFO
TP274;TN919(自动化技术及设备)
航空科学基金项目资助20101931005
2015-12-15(万方平台首次上网日期,不代表论文的发表时间)
共4页
114-116,120