10.3969/j.issn.1003-5060.2022.10.008
一种指令级动态可重构浮点处理器设计
针对高性能计算中非规则寻址模式任务的加速需求,文章设计了一种指令级动态可重构浮点处理器(dynamically reconfigurable floating-point processor,DRFP),区别于传统的可重构处理器,引入一种基于融合指令的实现方式,使得该处理器兼具动态重构和乱序执行能力.该处理器作为主要计算核心集成于一款异构多核系统芯片,并在Xilinx Ultrascale系列xcvu440的FPGA芯片上进行了原型验证,系统可以稳定工作在120 M Hz.实验结果表明,该处理器在兼顾高性能的同时相较于已有工作能更好地适应非规则运算,且性能提高近3倍.
高性能计算、指令级、融合指令、乱序、多核系统
45
TN47(微电子学、集成电路(IC))
国家自然科学基金;安徽省高校协同创新资助项目
2022-11-10(万方平台首次上网日期,不代表论文的发表时间)
共7页
1341-1347